OldComp.cz
http://www.oldcomp.cz/

GDG foto cipu
http://www.oldcomp.cz/viewtopic.php?f=133&t=6911
Stránka 35100

Autor:  microlan [ 28.01.2019, 14:56 ]
Předmět příspěvku:  Re: GDG foto cipu

Tady to máme potvrzeno

Větší rozlišení
http://elektrotest.cz/files/gdg/F631D.png

Jsou tam taky 2 země, "GND" pro S nfetů a "gnd!" do které vedou kapcity

Přílohy:
f631.png
f631.png [ 14.07 KiB | Zobrazeno 5070 krát ]

Autor:  Mikes21 [ 28.01.2019, 15:59 ]
Předmět příspěvku:  Re: GDG foto cipu

Tak nevim, tady je export, ktery ma jen jednu zem (F631_D-Type_Flip-Flop_C_test1.spice). Je to lepsi? Je to verze, ktera nema nakresleny okolni ramecek.
Jeste jsem vygeneroval export vcetne tech okolnich ramecku (F631_D-Type_Flip-Flop_C_test.spice), export je trochu jiny, tak nevim jestli to nejak pomuze.

Přílohy:
F631_D-Type_Flip-Flop_C_test.zip [1.7 KiB]
304 krát

Autor:  microlan [ 28.01.2019, 17:38 ]
Předmět příspěvku:  Re: GDG foto cipu

Země jsou zdá se vyřešeny, Ale B kontakty pfetů jsou na stále plovoucí w_n8_71#

Autor:  microlan [ 28.01.2019, 19:18 ]
Předmět příspěvku:  Re: GDG foto cipu

Nevím jak Vám, ale mě nwc přes Vdd v m1 do nwell jasně přiřadí Vdd na všechny Bulk pfetů. Zatím to jen vidím v texťáku, jakmile mě pustí míša a máša na vidlí počítač, vygeneruju schema

Autor:  microlan [ 28.01.2019, 20:07 ]
Předmět příspěvku:  Re: GDG foto cipu

Ve SPICE souboru jsem natvrdo odmazal ty kapacity, aby to trochu vyniklo.

http://elektrotest.cz/files/gdg/F631B.png

Michale Tobě jsem poslal upravený pracovní soubor do mailu

Autor:  danhard [ 29.01.2019, 01:49 ]
Předmět příspěvku:  Re: GDG foto cipu

Je to prostý Dčko a chybí Ti tam vyvedenej vstup.

Autor:  microlan [ 29.01.2019, 02:55 ]
Předmět příspěvku:  Re: GDG foto cipu

Jo, je to simulovaný na vzorku, který není kompletní, nejsou tam ani výstupy. Hledali jsme správnou definici v magic, aby tam nezlobily ty substrátový diody.

Autor:  Mikes21 [ 29.01.2019, 09:30 ]
Předmět příspěvku:  Re: GDG foto cipu

Jen pro informaci pro ostatni. Vcera se nam s microlanem podarilo objasnit ten problem s napojenim B do fetu. Uz mam taky vyresene, jak kreslit ten okolni ramecek, aby mi to nehlasilo hromadu warningu, kdyz pres to taham propoje.
Stale je nedoreseny export do simulatoru irsim, ale to urcite taky prijde ;-) Spice by mel chodit, ale mozna by to chtelo jeste nejakou alternativu. To co mam je trial na omezenou dobu nebo koupit za dost penez. To bych asi nechtel, uprednostnuji nejake free reseni.
Ted je potreba 'doladit' predlohu na F961, coz je ten citac. Ma celkem 216 tranzistoru a je pres dve rady, tak je to docela titerna prace, ale je to spise otazka casu.

Vypada to docela dobre, takze velke diky vsem zucastnenym. Pomalu by se mohly nadhodit nektere otazky, co s tim do budoucna.

Autor:  suksoft [ 29.01.2019, 10:10 ]
Předmět příspěvku:  Re: GDG foto cipu

Kluci ja napisi strucne co planuji ja. Jako prvni chci zkontrolovat definice moje a Mikesovo. To je prace tak na dva vecery. Pak najit pripojovaci body toho citace. Ten bych vykresloval jako dve radky. Jeste presne nevim jak to udelam ale budu to chtit udelat hodne kompatibilni s Mikesem. Take bych rad to nakreslil z jeho dat. To by mi hodne usnadnilo zivot. Pak prijde doba kdy se bude muset najit par chyb na desce. To bude trvat tak dalsi dva dny. Pak teoreticky bude deska predelana tak, ze pocet chyb bude do 30-50. Prijde posledni kontrola. Treba jsem videl ze pro jedno d-hradlo se privadi specialne VDD na D vstup. Takze napr. toto se bude muset resit. Ten prokov na prvni pohled neni videt ale da se najit.

Co jsem navrhnul Mikesovi je to, ze tak za mesic se nekde sejit a jeden vecer pokecat na tema GDG. Mne by nejvice vyhovovalo misto Pardubice a okoli. Kdyz by nas bylo jen 4 osoby tak by se to dalo udelat v nejake restauraci. Kdyz vice tak jsem napr. nasel hotel Trim v Pardubucich a tam maji salonek na den za 1000 Kc.

Jinak kluci budu vlastnit kompletni MZ2200. Zatim to mam v Tokiu v depozitu. Jsou to celkem ctyri krabice, takze plne auto. Teoreticky bych to mohl privest kdyz pojedu sam. Otazka je zda to nekoho zajima.

Jinak dalsi dobra zprava je, ze ve stredni Evrope uz jsou celkem tri MZ-1U06, mam dokonce k tomu i krabici! Bokem jsem si k tomu koupil i originalni floppy radic a rs232.

Autor:  microlan [ 31.01.2019, 14:37 ]
Předmět příspěvku:  Re: GDG foto cipu

Pustil jsem se do simulace čtyřbitového čítače, ale nějak nechodí. Dělám to správně, když:

/SET, CARRY_IN, ENABLE a /RES dám do stavu H, a všechny IN na L

Tak by to mělo čítat hodiny (CLK) na výstupy?

Autor:  microlan [ 31.01.2019, 22:28 ]
Předmět příspěvku:  Re: GDG foto cipu

Čítač odsimulován, chodí to. Problém byl v dokonalosti defaultního modelu fetů. Byly tak rychlé, že se nestačil obvod překlopit, byl tam jen zákmit do 30% a zase se úroveň vrátila na původní hodnotu, bez překlopení. Až jsem je na zpožďovacích pozicích vyměnil za reálné typy tak se to rozjelo. Na obrázku se mě vloudila chyba, na první pozici jsem zobrazil /CLK místo CLK, takže to jakoby reaguje na sestupnou hranu hodin

Přílohy:
slapeto.png
slapeto.png [ 66.34 KiB | Zobrazeno 4871 krát ]

Autor:  microlan [ 01.02.2019, 08:38 ]
Předmět příspěvku:  Re: GDG foto cipu

Tady ve větším rozlišení s celým schematem a správnýma hodinama.

http://elektrotest.cz/files/gdg/citac3.png

Další poznatek, chodí ta simulace jen do cca CLK = 7kHz, pak to začne dělat chyby.

Autor:  Mikes21 [ 01.02.2019, 09:30 ]
Předmět příspěvku:  Re: GDG foto cipu

Podarilo se mi dat dohromady sestavu celeho GDG. Jsem si vedom, ze tam muze byt hromada chyb, ale je to temer pripravene pro export do simulatoru.
Zatim chybi 'doladit' ten citac, akorat na to ted nemam skoro vubec cas.
Dale pak by bylo dobre doplnit vsechny definice hradel o nazvy vstupnich a vystupnich signalu. Kdyz se vygeneruje exportni soubor do simulatoru, tak je pekne videt, na co jsou jednotlive prvky napojene.
A jeste jeden poznatek. Sice to moc nevadi, ale zdvojuji se tam spoje, ktere patri k vnitrnimu zapojeni citacu a zaroven jsou nakreslene v souboru propojeni hradel. Rad bych to videl procistene. Zkusim to nejak pripravit pro Microlana, aby to mohl projit.
S tim souvisi taky to, ze (diky prevodniku od Uunka) je soubor propojeni ocisteny o mnoho spoju, ktere jsou uvnitr ostatnich hradel. Tenhle soubor bych rad povazoval za aktualni. Nebo Microlane, mas nejaky novy soubor? Ja mam verzi z 9.1.

Microlane, ty simulace delas v LTspice? Podarilo se ti nejak zacit s ngspice? Ale jsem rad, ze ten citac v zasade chodi.

Autor:  microlan [ 01.02.2019, 09:40 ]
Předmět příspěvku:  Re: GDG foto cipu

Jo, LTspice.

Myslím, že ten interní magic simulátor pojede taky, pokud snížíš takt na jednotky kHz.

//Co se týká těch duplicit, chtěl bych opakovat, že to musí jít softvérově odečíst (data figur od dat propojů), Milan to musí zvládnout levou zadní. Ručně v editaci bych nadělal spoustu chyb

Autor:  vaclavpe [ 01.02.2019, 15:39 ]
Předmět příspěvku:  Re: GDG foto cipu

Mikes21 píše:
Podarilo se mi dat dohromady sestavu celeho GDG.
To znamená jak jsi daleko od popisu GDG ve VHDL nebo Verilogu ?

Stránka 35100 Všechny časy jsou v UTC + 1 hodina [ Letní čas ]
Powered by phpBB® Forum Software © phpBB Group
http://www.phpbb.com/